הבית > תערוכה > תוכן

גולדמונט עיצוב

Mar 14, 2019

Goldmont הוא הדור השני מחוץ לסדר נמוך אטום מיקרו-ארכיטקטורה נמוכה המיועדת למחשבים שולחניים ברמת הכניסה ומחשבי מחברת. [4] Goldmont בנויה על תהליך הייצור 14 ננומטר ותומך עד ארבע ליבות עבור התקנים הצרכן. הוא כולל את הגרפיקה Intel Gen9 אדריכלות הציג עם Skylake.


המיקרו-ארכיטקטורה של Goldmont מתבססת על ההצלחה של המיקרו-ארכיטקטורה של Silvermont, ומספקת את השיפורים הבאים:


מנוע ביצוע מחוץ למערכת עם צינור תלת-ממדי רחב. במיוחד:

מפענח יכול לפענח 3 הוראות לכל מחזור.

רצף microcode יכול לשלוח 3 μops לכל מחזור להקצאה לתחנות ההזמנות.

פרישה תומך שיעור שיא של 3 לכל מחזור.

שיפור בחיזוי הסניף, אשר מזווג את צינור הצינור ממפענח ההוראה.

גדול מחוץ לביצוע הזמנה חלון buffers המאפשרים out-of- ביצוע סדר על פני שלם, FP / SIMD, ואת סוגי ההוראה זיכרון.

לגמרי מחוץ לביצוע הזמנה זיכרון ו disambiguation. המיקרו-ארכיטקטורה של Goldmont יכולה לבצע עומס אחד וחנות אחת לכל מחזור (בהשוואה לעומס אחד או לחנות אחת לכל מחזור במיקרו-ארכיטקטורה של סילברמונט). צינור ביצוע הזיכרון כולל גם שיפור ברמה השנייה TLB עם 512 ערכים עבור 4KB עמודים.

אשכול ביצוע שלם ב micromitecture Goldmont מספק שלוש צינורות יכול לבצע עד שלוש פעולות פשוטות ALU שלם לכל מחזור.

מספר שלם של SIMD והנחיות נקודה צפה מבצעים במנוע רחב של 128 סיביות. תפוקה וחביון של הוראות רבות השתפרו, כולל PSHUFB עם מחזור 1 מחזור (לעומת 5 מחזורים עבור microarchitecture Silvermont) ועוד הוראות SIMD אחרים עם התפוקה הוכפל.

התפוקה וההשהיה של ההוראות להאיץ הצפנה / פענוח (AES) וכפל פחות (PCLMULQDQ) השתפרו משמעותית במיקרו-ארכיטקטורה של Goldmont.

המיקרו-אדריכלות של Goldmont מספקת הוראות חדשות עם אלגוריתם hashing מאובטח מאובטח בחומרה, SHA1 ו- SHA256.

המיקרו-ארכיטקטורה של Goldmont גם מוסיפה תמיכה בהוראת RDSEED למספר דור אקראי של פגישת ה- NIST SP800-90C.

PAUSE חביון הדרכה מותאמת כדי לאפשר יעילות צריכת חשמל טובה יותר.